Síntesis arquitectónica a nivel de bit guiada por tiempos de llegada

  1. RUIZ SAUTUA, RAFAEL
Zuzendaria:
  1. M. Carmen Molina Prego Zuzendaria
  2. José Manuel Mendías Cuadros Zuzendarikidea

Defentsa unibertsitatea: Universidad Complutense de Madrid

Fecha de defensa: 2007(e)ko uztaila-(a)k 11

Epaimahaia:
  1. Daniel Mozos Muñoz Presidentea
  2. Hortensia Mecha López Idazkaria
  3. Carlos Carreras Vaquer Kidea
  4. José Ignacio Martínez Torre Kidea
  5. Olga Peñalba Rodríguez Kidea
Saila:
  1. Arquitectura de Computadores y Automática

Mota: Tesia

Teseo: 140804 DIALNET

Laburpena

La presente tesis se enmarca dentro del ámbito del diseño automático a partir de especificaciones arquitectónicas, proponiéndose un conjunto de nuevas metodología de diseño para incrementar el rendimiento de los circuitos alcanzados. Estas técnicas se basan en la divisibilidad de las operaciones y pueden aplicare con éxito a cualquier punto del proceso de diseño: a la optimización de las especificaciones conductuales, a la fase de planificación de operaciones de la síntesis de alto nivel o a la optimización de circuitos a nivel de transferencia entre registros. En todos los casos se han propuesto algoritmos que implementan dichas técnicas, obteniéndose resultados muy satisfactorios en cuanto al rendimiento de los circuitos, sin perjuicio del área ni del consumo de energía.