Metodología para el diseño de circuitos asincronos pseudo-insensibles a retardos

  1. GARNICA ALCAZAR, ANTONIO OSCAR
Dirigée par:
  1. Juan Lanchares Dávila Directeur
  2. Juan Manuel Sánchez Pérez Co-directeur/trice

Université de défendre: Universidad Complutense de Madrid

Fecha de defensa: 17 octobre 2001

Jury:
  1. Román Hermida Correa President
  2. María Milagros Fernández Centeno Secrétaire
  3. Antonio Acosta Rapporteur
  4. Juan Carlos López López Rapporteur
  5. Luis Entrena Rapporteur
Département:
  1. Arquitectura de Computadores y Automática

Type: Thèses

Teseo: 87701 DIALNET

Résumé

El objetivo de esta tesis es proporcionar una metodologia para el diseño de circuitos asíncronos de altas prestaciones y bajo consumo que permita el empleo de herramientas de diseño de circuitos sincronos. Para conseguir este objetivo ha sido necesario, en primer lugar, encontrar la estructura del circuito que permite alcanzar los rendimientos deseados y reducir los requisitos de area. En segundo lugar, hemos definido el protocolo de comunicación que sincroniza de forma correcta los distintos componentes del circuito y el circuito con su entorno. A continuacion hemos estudiado el rendimiento de los circuitos construidos con la estructura y el protocolo definidos con anterioridad. Posteriormente, hemos desarrollado una metodologia de diseño que con la que es posible la construccion de circuitos asincronos utilizando el flujo de diseño, las herramientas y las bibliotecas de celdas empleadas en el diseño sincrono. Finalmente, y como ultima aportacion, hemos definido un modelo del comportamiento temporal, de los componentes del circuito que reduce las necesidades del area y consumo de potencia de los circuitos asincronos.