Simulación 3D de dispositivos semiconductores en sistemas multiprocesador

  1. FERNANDEZ PENA ANSELMO TOMAS
Zuzendaria:
  1. Emilio López Zapata Zuzendaria
  2. Javier Díaz Bruguera Zuzendarikidea

Defentsa unibertsitatea: Universidade de Santiago de Compostela

Defentsa urtea: 1994

Epaimahaia:
  1. José Mira Mira Presidentea
  2. Ramón Ruiz Merino Idazkaria
  3. Ramón Beivide Palacio Kidea
  4. Francisco Tirado Fernández Kidea
  5. Jesús José Labarta Mancho Kidea

Mota: Tesia

Teseo: 42188 DIALNET

Laburpena

En esta memoria se ha desarrollado un simulador paralelo para dispositivos semiconductores bi y tridimensionales. El sistema utilizado para programar el simulador ha sido el multiprocesador ipsc/860. Se trata de un hipercubo mima, con memoria distribuida, basado en el procesador RISC Intel i860. La programación se ha hecho siguiendo un modelo de par de mensajes y un sistema de tipo SPMA.