High-level and logic synthesis techniques for low power

  1. MUSOLL CINCA, ENRIC
Dirigida por:
  1. Jordi Cortadella Fortuny Director/a

Universidad de defensa: Universitat Politècnica de Catalunya (UPC)

Año de defensa: 1996

Tribunal:
  1. Joan Figueras Pamies Presidente/a
  2. Juan Navarro Guerrero Secretario/a
  3. J. Carrabina Vocal
  4. Jordi Aguiló Llobet Vocal
  5. Román Hermida Correa Vocal

Tipo: Tesis

Teseo: 56238 DIALNET

Resumen

Las empresas de diseño y fabricacion de circuitos integrados dedican cada vez mas esfuerzos en obtener diseños que consuman el minimo posible. Uno de los factores que mas han contribuido a este interes es la proliferacion de sistemas portatiles como por ejemplo terminales multimedia, telefonos moviles u ordenadores portatiles. El objetivo de este trabajo es proponer tecnicas de diseño para bajo consumo de circuitos dominados por el calculo. La fuente de consumo principal en este tipo de circuitos es debida a la actividad (i.E. Las transiciones logicas de las señales). Las tecnicas presentadas reducen la actividad de los circuitos y, por lo tanto, su consumo. Dentro de la sintesis de alto nivel se proponen una serie de tecnicas que reducen el consumo de circuitos descritos a nivel de transferencia de registros. Estas tecnicas minimizan la actividad a las entradas de unidades funcionales y, por lo tanto, reducen su consumo. A nivel de arquitectura, se ha propuesto una tecnica que reduce la actividad innecesaria en circuitos. La actividad innecesaria no contribuye al calculo final y lo unico que hace es consumir. Finalmente se presenta una tecnica que consiste en reordenar los transistores de una puerta estatica cmos de manera que la actividad en los nodos internos de esta puerta se reduce. Los resultados obtenidos con las tecnicas presentadas (se consigue reducir el consumo hasta un 34%) son prometedores e indican que las tecnicas propuestas en este trabajo pueden ser incorporadas en herramientas cad comerciales para el diseño de circuitos de bajo consumo.