HORTENSIA
MECHA LÓPEZ
Catedrática de universidad
KATZALIN
OLCOZ HERRERO
Profesora titular de universidad
Publicaciones en las que colabora con KATZALIN OLCOZ HERRERO (6)
1999
-
Unified data path allocation and BIST intrusion
Integration, the VLSI Journal, Vol. 28, Núm. 1, pp. 55-99
1996
-
A method for area estimation of datapath in high level synthesis
IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems, Vol. 15, Núm. 2, pp. 258265
-
Method for area estimation of data-path in high level synthesis
IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems, Vol. 15, Núm. 2, pp. 258-265
1994
-
Clock cycle estimation based on dead time and control unit area minimization
Microprocessing and Microprogramming, Vol. 40, Núm. 10-12, pp. 821-824
-
Integración del análisis y mejora de la testabilidad en una herramienta de SAN
Actas del IX Congreso de Diseño de Circuitos Integrados, 9, 10 y 11 de noviembre de 1994, Maspalomas, Gran Canaria
1992
-
Influencias de factores del nivel fisico en la estimación de area y tiempo en Síntesis de Alto Nivel
VII Congreso de Diseño de Circuitos Integrados: 3, 4 y 5 de noviembre de 1992, Toledo, España : actas