ANTONIO ÓSCAR
GARNICA ALCÁZAR
Profesor titular de universidad
Doktorego-tesia
-
Metodología para el diseño de circuitos asincronos pseudo-insensibles a retardos 2001
Universidad Complutense de Madrid
Zuzendutako tesiak (3)
-
Reducción del consumo de potencia en unidades funcionales mediante cotejo de códigos de operación 2009
Universidad Complutense de Madrid
-
Memorias cache adaptativas en procesadores smt: adaptative cache memories for smt processors 2009
Universidad Complutense de Madrid
-
Estudio e implementación de un simulador para evaluar el rendimiento de microarquitecturas asíncronas 2008
Universidad Complutense de Madrid
Colmenar Verdugo, José Manuel
Tesi epaimahaiak (4)
-
Epaimahaiko Presidente
Diseño automático de circuitos electrónicos analógicos mediante algoritmos evolutivos 2020UNED. Universidad Nacional de Educación a Distancia
CASTEJÓN LAPEYRA, FEDERICO
-
Epaimahaikidea
Nuevas técnicas de inyección de fallos en sistemas embebidos mediante el uso de modelos virtuales descritos en el nivel de transacción 2015Universidad de Alcalá
Silva Fariña, Antonio da
-
Epaimahaikidea
Procesamiento digital de señal aplicado a la detección de partículas energéticas 2014Universidad de Alcalá
Regadío Carretero, Alberto
-
Epaimahaiko Secretario
Técnicas de diseño para el control de la temperatura en arquitecturas multiprocesador en tres dimensiones 2013Universidad Complutense de Madrid
Cuesta Gómez, David