On mapping selected graph problems onto vlsi array processors

  1. Núñez Mendoza, Fernando Javier
unter der Leitung von:
  1. Mateo Valero Cortés Doktorvater/Doktormutter

Universität der Verteidigung: Universitat Politècnica de Catalunya (UPC)

Jahr der Verteidigung: 1989

Gericht:
  1. José María Llaberia Griño Präsident/in
  2. Juan José Navarro Guerrero Sekretär/in
  3. Josep Díaz Cort Vocal
  4. Elena Valderrama Vallès Vocal
  5. Francisco Tirado Fernández Vocal

Art: Dissertation

Teseo: 23449 DIALNET

Zusammenfassung

EN ESTA TESIS SE AFRONTA EL DISEÑO DE ESTRUCTURAS COMPUTACIONALES VLSI PARA RESOLVER ALGUNOS PROBLEMAS DE GRAFOS TALES COMO EL DE LOS COMPONENTES CONECTADOS, LA CLAUSURA TRANSITIVA Y EL CAMINO ALGEBRAICO, EN PRIMER LUGAR SE PROPONEN PROCESADORES NISTOLIAS PARA LOS COMPONENTES CONECTADOS Y PARA EL CAMINO ALGEBRAICO CUYAS DIMENSIONES SON DEPENDIENTES DEL TAMAÑO DEL PROBLEMA. DESPUES SE PROPONEN LOS ALGORITMOS DE BLOQUE COMO UNA ALTERNATIVA VALIDA PARA EL DISEÑO DE ARQUITECTURAS QUE RESUELVAN PROBLEMAS DE TAMAÑO ARBITRARIO. ENTONCES, SE APLICA LA SISTEMATIZACION PROPUESTA PARA OBTENER UNA AGRUPACION DE PROCESADORES PARA RESOLVER EL PROBLEMA DEL CAMINO ALGEBRAICO. ADEMAS, SE PROPONEN DOS DESCOMPOSICIONES ORIGINALES DE LA CLAUSURA TRANSITIVA Y DEL CAMINO ALGEBRAICO.