On mapping selected graph problems onto vlsi array processors

  1. Núñez Mendoza, Fernando Javier
Zuzendaria:
  1. Mateo Valero Cortés Zuzendaria

Defentsa unibertsitatea: Universitat Politècnica de Catalunya (UPC)

Defentsa urtea: 1989

Epaimahaia:
  1. José María Llaberia Griño Presidentea
  2. Juan José Navarro Guerrero Idazkaria
  3. Josep Díaz Cort Kidea
  4. Elena Valderrama Vallès Kidea
  5. Francisco Tirado Fernández Kidea

Mota: Tesia

Teseo: 23449 DIALNET

Laburpena

EN ESTA TESIS SE AFRONTA EL DISEÑO DE ESTRUCTURAS COMPUTACIONALES VLSI PARA RESOLVER ALGUNOS PROBLEMAS DE GRAFOS TALES COMO EL DE LOS COMPONENTES CONECTADOS, LA CLAUSURA TRANSITIVA Y EL CAMINO ALGEBRAICO, EN PRIMER LUGAR SE PROPONEN PROCESADORES NISTOLIAS PARA LOS COMPONENTES CONECTADOS Y PARA EL CAMINO ALGEBRAICO CUYAS DIMENSIONES SON DEPENDIENTES DEL TAMAÑO DEL PROBLEMA. DESPUES SE PROPONEN LOS ALGORITMOS DE BLOQUE COMO UNA ALTERNATIVA VALIDA PARA EL DISEÑO DE ARQUITECTURAS QUE RESUELVAN PROBLEMAS DE TAMAÑO ARBITRARIO. ENTONCES, SE APLICA LA SISTEMATIZACION PROPUESTA PARA OBTENER UNA AGRUPACION DE PROCESADORES PARA RESOLVER EL PROBLEMA DEL CAMINO ALGEBRAICO. ADEMAS, SE PROPONEN DOS DESCOMPOSICIONES ORIGINALES DE LA CLAUSURA TRANSITIVA Y DEL CAMINO ALGEBRAICO.