Integración del análisis y mejora de la testabilidad en una herramienta de SAN

  1. K. Olcoz
  2. F. Tirado
  3. H. Mecha
  4. D. Mozos
  5. J.M. Mendías
Llibre:
Actas del IX Congreso de Diseño de Circuitos Integrados, 9, 10 y 11 de noviembre de 1994, Maspalomas, Gran Canaria

Editorial: Universidad de Las Palmas de Gran Canaria

Any de publicació: 1994

Pàgines: 325-330

Congrés: Congreso de Diseño de Circuitos Integrados (9. 1994. Maspalomas)

Tipus: Aportació congrés

Resum

En el presente trabajo, se expone un nuevo método de síntesis de circuitos testables que, debido a la exploración de un espacio de diseño que incluye área, tiempo y testabilidad simultáneamente, obtiene resultados testables con incrementos de área pequeños sobre los diseños no testables. Esto se logra no sólo mediante la adición de hardware BIST sino por la elevada testabilidad intrínseca de las estructuras generadas. Para justificar estas dos afirmaciones se comparan, de forma muy satisfactoria, los resultados obtenidos con nuestro sistema tanto con sistemas de síntesis no testables como con aquellos que incluyen la testabilidad en los diseños.