A pseudo relay-insensitive timing model to synthesising low-power asynchronous circuits

  1. Garnica, O.
  2. Lanchares, J.
  3. Hermida, R.
Konferenzberichte:
Proceedings -Design, Automation and Test in Europe, DATE

ISSN: 1530-1591

Datum der Publikation: 2001

Seiten: 810

Art: Konferenz-Beitrag

DOI: 10.1109/DATE.2001.915146 GOOGLE SCHOLAR