JOSÉ MANUEL
MENDÍAS CUADROS
Catedrático de universidad
Tesi doctoral
-
Síntesis formal de alto nivel por derivación automáticaaspectos teóricos, metodológicos y prácticos 1998
Universidad Complutense de Madrid
Tesis dirigides (7)
-
Emplazamiento de objetos de datos dinámicos sobre organizaciones de memoria heterogéneas en sistemas empotrados 2015
Universidad Complutense de Madrid
-
Thermal characterization and optimization of systems-on-chip through FPGA-based emulation 2012
Universidad Complutense de Madrid
García del Valle, Pablo
-
Utilización de unidades especulativas en síntesis de alto nivel 2011
Universidad Complutense de Madrid
-
Síntesis arquitectónica a nivel de bit guiada por tiempos de llegada 2007
Universidad Complutense de Madrid
RUIZ SAUTUA, RAFAEL
-
Metodología multinivel de refinamiento del subsistema de memoria dinámica para los sistemas empotrados multimedia de altas prestaciones 2005
Universidad Complutense de Madrid
-
Reducción del desaprovechamiento de hardware en la síntesis de alto nivel de especificaciones heterogéneas 2005
Universidad Complutense de Madrid
-
Optimización del uso compartido de recursos durante la síntesis conductual de sistemas con modelo de ejecución condicional 2004
Universidad Complutense de Madrid
PEÑALBA RODRÍGUEZ, OLGA
Tribunals de tesi (8)
-
Secretari del tribunal
Emulación basada en FPGA de los efectos de los single event upsets ocasionados por la radiación en circuitos digitales tolerantes a fallos 2017Universidad Complutense de Madrid
SERRANO SANTOS, FELIPE
-
Vocal del tribunal
Paralelización hardware-software de técnicas de clasi cación basadas en algoritmos de generación de conglomerados de datos 2015Universidad Rey Juan Carlos
Cano Montero, Javier
-
President del tribunal
Síntesis de alto nivel guiada por gestión de patrones y descoposición de operaciones 2013Universidad Complutense de Madrid
Garcia Repetto, Pedro Luis
-
Vocal del tribunal
Implementación de Algoritmos de Procesado de Señal sobre FPGA: Especificación, Reutilización y Exploración del Espacio de Diseño 2012Universidad Politécnica de Madrid
Sánchez Marcos, Miguel Ángel
-
President del tribunal
Entorno para multitarea hardware en dispositivos reconfigurables con gestión dinámica de particiones y complejidad constante 2009Universidad Complutense de Madrid
-
President del tribunal
Técnicas de ubicación de tareas y defragmentación para multiárea hardware en sistemas dinámicamente reconfigurables 2009Universidad Complutense de Madrid
Tabero Godino, Jesús
-
Vocal del tribunal
Efficient hardware architectures for the computation of the fft and other related signal processing algorithms in real time 2009Universidad Politécnica de Madrid
GARRIDO GÁLVEZ, MARIO
-
Secretari del tribunal
Asignación de datos y planificación de instrucciones en sistemas empotrados multitarea 2007Universidad Complutense de Madrid