Tesis dirigidas (24) Tesis que han dirigido los miembros del grupo

2023

  1. Analysis of the effects of natural radiation on Commercial-Off-The-Shelf (COTS) memories

    KORKIAN, GOLNAZ

    Dirigida por JUAN CARLOS FABERO JIMÉNEZ y JUAN ANTONIO CLEMENTE BARREIRA
  2. Optimization of energy consumption and reliability of COTS SRAMs in the presence of radiation

    REZAEI, MOHAMMADREZA

    Dirigida por JUAN CARLOS FABERO JIMÉNEZ y JUAN ANTONIO CLEMENTE BARREIRA

2018

  1. Design and implementation of a fault-tolerant star tracker image processing system in an sram-based fpga

    Aranda Barjola, Luis

    Dirigida por JUAN ANTONIO MAESTRO DE LA CUERDA
  2. High-level methodologies to implement energy efficient fault tolerant registers

    González Toral, Ricardo

    Dirigida por JUAN ANTONIO MAESTRO DE LA CUERDA
  3. Diseño e implementación de técnicas de tolerancia a fallos para el uso de un microprocesador en misiones espaciales

    Ramos Amo, Alexis

    Dirigida por JUAN ANTONIO MAESTRO DE LA CUERDA

2016

  1. Optimización de la ejecución de aplicaciones en entornos heterogeneos de computación de altas prestaciones

    WALLACE, RICHARD MICHAEL

    Dirigida por JOSÉ LUIS VÁZQUEZ POLETTI y DANIEL MOZOS MUÑOZ

2013

  1. Síntesis de alto nivel guiada por gestión de patrones y descoposición de operaciones

    Garcia Repetto, Pedro Luis

    Dirigida por MARÍA DEL CARMEN MOLINA PREGO

2012

  1. Thermal characterization and optimization of systems-on-chip through FPGA-based emulation

    García del Valle, Pablo

    Dirigida por DAVID ATIENZA ALONSO y JOSÉ MANUEL MENDÍAS CUADROS
  2. Design techniques for smart and energy-efficient wireless body sensor networks

    Rincón Vallejos, Francisco Javier

    Dirigida por MARCOS SÁNCHEZ-ELEZ MARTÍN y DAVID ATIENZA ALONSO

2009

  1. Entorno para multitarea hardware en dispositivos reconfigurables con gestión dinámica de particiones y complejidad constante

    Roman Navarro, Sara

    Dirigida por DANIEL MOZOS MUÑOZ, JULIO SEPTIEN DEL CASTILLO y HORTENSIA MECHA LÓPEZ
  2. Técnicas para reducir la penalización en rendimiento y consumo debido a la reconfiguración dinámica

    PEREZ RAMO, MARIA ELENA

    Dirigida por DANIEL MOZOS MUÑOZ
  3. Técnicas de ubicación de tareas y defragmentación para multiárea hardware en sistemas dinámicamente reconfigurables

    Tabero Godino, Jesús

    Dirigida por JULIO SEPTIEN DEL CASTILLO y HORTENSIA MECHA LÓPEZ

2007

  1. Síntesis arquitectónica a nivel de bit guiada por tiempos de llegada

    RUIZ SAUTUA, RAFAEL

    Dirigida por MARÍA DEL CARMEN MOLINA PREGO y JOSÉ MANUEL MENDÍAS CUADROS