Zuzendutako tesiak (22) Taldeko kideek zuzendu dituzten tesiak

2018

  1. High-level methodologies to implement energy efficient fault tolerant registers

    González Toral, Ricardo

    Tesiaren zuzendaria JUAN ANTONIO MAESTRO DE LA CUERDA
  2. Diseño e implementación de técnicas de tolerancia a fallos para el uso de un microprocesador en misiones espaciales

    Ramos Amo, Alexis

    Tesiaren zuzendaria JUAN ANTONIO MAESTRO DE LA CUERDA
  3. Design and implementation of a fault-tolerant star tracker image processing system in an sram-based fpga

    Aranda Barjola, Luis

    Tesiaren zuzendaria JUAN ANTONIO MAESTRO DE LA CUERDA

2017

  1. Soft error mitigation in commercial off-the-shelf (cots) fpgas with ecc-based techniques

    DEMIRCI, Mustafa

    Tesiaren zuzendaria JUAN ANTONIO MAESTRO DE LA CUERDA
  2. Metodología para estimar el impacto de la codificación del repertorio de instrucciones en la fiabilidad de un microprocesador bajo los efectos de la radiación

    MARTÍNEZ LADRÓN DE GUEVARA, JORGE ALBERTO

    Tesiaren zuzendaria JUAN ANTONIO MAESTRO DE LA CUERDA
  3. Emulación basada en FPGA de los efectos de los single event upsets ocasionados por la radiación en circuitos digitales tolerantes a fallos

    SERRANO SANTOS, FELIPE

    Tesiaren zuzendaria JUAN ANTONIO CLEMENTE BARREIRA y HORTENSIA MECHA LÓPEZ

2016

  1. Optimización de la ejecución de aplicaciones en entornos heterogeneos de computación de altas prestaciones

    WALLACE, RICHARD MICHAEL

    Tesiaren zuzendaria JOSÉ LUIS VÁZQUEZ POLETTI y DANIEL MOZOS MUÑOZ

2015

  1. Emplazamiento de objetos de datos dinámicos sobre organizaciones de memoria heterogéneas en sistemas empotrados

    PEÓN QUIRÓS, MIGUEL

    Tesiaren zuzendaria JOSÉ MANUEL MENDÍAS CUADROS

2013

  1. Síntesis de alto nivel guiada por gestión de patrones y descoposición de operaciones

    Garcia Repetto, Pedro Luis

    Tesiaren zuzendaria MARÍA DEL CARMEN MOLINA PREGO

2012

  1. Thermal characterization and optimization of systems-on-chip through FPGA-based emulation

    García del Valle, Pablo

    Tesiaren zuzendaria DAVID ATIENZA ALONSO y JOSÉ MANUEL MENDÍAS CUADROS
  2. Design techniques for smart and energy-efficient wireless body sensor networks

    Rincón Vallejos, Francisco Javier

    Tesiaren zuzendaria MARCOS SÁNCHEZ-ELEZ MARTÍN y DAVID ATIENZA ALONSO

2011

  1. A new methodology to systemize the design of fault-tolerant circuits based on system knowledge

    LIU, SHIH-FU

    Tesiaren zuzendaria JUAN ANTONIO MAESTRO DE LA CUERDA
  2. Metodología para la automatización de la protección selectiva con optimización de coste en circuitos digitales bajo los efectos de la radiación

    RUANO RAMOS, ÓSCAR

    Tesiaren zuzendaria JUAN ANTONIO MAESTRO DE LA CUERDA
  3. Utilización de unidades especulativas en síntesis de alto nivel

    Barrio García, Alberto A. del

    Tesiaren zuzendaria MARÍA DEL CARMEN MOLINA PREGO, ROMÁN HERMIDA CORREA y JOSÉ MANUEL MENDÍAS CUADROS
  4. Emulación de los efectos de la radiación ionizante en dispositivos analógicos mediante láser pulsado de femtosegundo sintonizable

    LOPEZ CALLE, ISABEL

    Tesiaren zuzendaria FRANCISCO JAVIER FRANCO PELÁEZ
  5. Un servidor híbrido adaptativo para difusión de información en entornos de comunicación asimétricos con restricciones temporales

    FERNANDEZ CONDE, JESUS

    Tesiaren zuzendaria DANIEL MOZOS MUÑOZ

2009

  1. Entorno para multitarea hardware en dispositivos reconfigurables con gestión dinámica de particiones y complejidad constante

    Roman Navarro, Sara

    Tesiaren zuzendaria DANIEL MOZOS MUÑOZ, JULIO SEPTIEN DEL CASTILLO y HORTENSIA MECHA LÓPEZ
  2. Técnicas de ubicación de tareas y defragmentación para multiárea hardware en sistemas dinámicamente reconfigurables

    Tabero Godino, Jesús

    Tesiaren zuzendaria JULIO SEPTIEN DEL CASTILLO y HORTENSIA MECHA LÓPEZ
  3. Técnicas para reducir la penalización en rendimiento y consumo debido a la reconfiguración dinámica

    PEREZ RAMO, MARIA ELENA

    Tesiaren zuzendaria DANIEL MOZOS MUÑOZ

2008

  1. Configuration and data scheduling techniques for executing dynamic applications onto multicontext reconfigurable systems

    Rivera Vélez, Fredy Alexander

    Tesiaren zuzendaria MARCOS SÁNCHEZ-ELEZ MARTÍN

2007

  1. Síntesis arquitectónica a nivel de bit guiada por tiempos de llegada

    RUIZ SAUTUA, RAFAEL

    Tesiaren zuzendaria MARÍA DEL CARMEN MOLINA PREGO y JOSÉ MANUEL MENDÍAS CUADROS